網(wǎng)站介紹 關(guān)于我們 聯(lián)系方式 友情鏈接 廣告業(yè)務(wù) 幫助信息
1998-2022 ChinaKaoyan.com Network Studio. All Rights Reserved. 滬ICP備12018245號(hào)
吳強(qiáng),副教授,在職博士,1995年本科、1998年碩士研究生畢業(yè)于華北工學(xué)院自動(dòng)控制系,1998年7月到北京工業(yè)大學(xué)電子信息與控制工程學(xué)院信息與通信工程系任教至今,主持“DSP與嵌入式系統(tǒng)”研究室的工作,為本科和研究生講授“嵌入式系統(tǒng)”和“DSP技術(shù)及應(yīng)用”等課程,同時(shí)負(fù)責(zé)美國(guó)ADI公司-北京工業(yè)大學(xué)聯(lián)合培訓(xùn)中心的技術(shù)工作。研究方向?yàn)楦咝阅芨咚賹?shí)時(shí)系統(tǒng)、多媒體信息處理和DSP與嵌入式系統(tǒng),以業(yè)界領(lǐng)先的FPGA、DSP處理器為實(shí)現(xiàn)載體,深入研究現(xiàn)代信息處理算法和系統(tǒng),先后主持和參加了國(guó)家863、自然基金和企事業(yè)委托科研項(xiàng)目50余項(xiàng),完成了多款業(yè)界領(lǐng)先水平的產(chǎn)品系統(tǒng)設(shè)計(jì),自主設(shè)計(jì)了多個(gè)系統(tǒng)及研究平臺(tái),在FPGA、DSP和嵌入式系統(tǒng)及技術(shù)方面積累了豐富的經(jīng)驗(yàn)。
研究方向簡(jiǎn)介:
1、高性能高速實(shí)時(shí)系統(tǒng)
基于業(yè)界領(lǐng)先的DSP/FPGA處理器研制高水平的軟硬件系統(tǒng),解決高性能實(shí)時(shí)算法、高速接口、高性能硬件內(nèi)核、操作系統(tǒng)和驅(qū)動(dòng)程序等問(wèn)題,應(yīng)用面向高水平國(guó)防領(lǐng)域和工業(yè)領(lǐng)域;
2、高速圖像與視頻處理
主要研究紅外/紫外光成像、SAR成像、可見光成像等圖像和視頻方面的相關(guān)預(yù)處理、識(shí)別、跟蹤、恢復(fù)的實(shí)時(shí)算法;
3、DSP與嵌入式系統(tǒng)
主要研究與DSP與嵌入式系統(tǒng)相關(guān)的領(lǐng)先技術(shù)和系統(tǒng)。
聯(lián)系方式:
67391637,wuqiang@bjut.edu.cn
來(lái)源未注明“中國(guó)考研網(wǎng)”的資訊、文章等均為轉(zhuǎn)載,本網(wǎng)站轉(zhuǎn)載出于傳遞更多信息之目的,并不意味著贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,如涉及版權(quán)問(wèn)題,請(qǐng)聯(lián)系本站管理員予以更改或刪除。如其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)站下載使用,必須保留本網(wǎng)站注明的"稿件來(lái)源",并自負(fù)版權(quán)等法律責(zé)任。
來(lái)源注明“中國(guó)考研網(wǎng)”的文章,若需轉(zhuǎn)載請(qǐng)聯(lián)系管理員獲得相應(yīng)許可。
聯(lián)系方式:chinakaoyankefu@163.com
掃碼關(guān)注
了解考研最新消息
網(wǎng)站介紹 關(guān)于我們 聯(lián)系方式 友情鏈接 廣告業(yè)務(wù) 幫助信息
1998-2022 ChinaKaoyan.com Network Studio. All Rights Reserved. 滬ICP備12018245號(hào)