網(wǎng)站介紹 關(guān)于我們 聯(lián)系方式 廣告業(yè)務(wù) 幫助信息
1998-2022 ChinaKaoyan.com Network Studio. All Rights Reserved. 滬ICP備12018245號(hào)
分類(lèi):導(dǎo)師信息 來(lái)源:西北工業(yè)大學(xué) 2018-12-06 相關(guān)院校:西北工業(yè)大學(xué)
西北工業(yè)大學(xué)自動(dòng)化學(xué)院研究生導(dǎo)師安建峰介紹如下:
基本信息 The basic information
姓名: 安建峰
學(xué)院: 計(jì)算機(jī)學(xué)院
學(xué)歷: 博士研究生畢業(yè)
學(xué)位: 博士
職稱: 副教授
學(xué)科: 計(jì)算機(jī)科學(xué)與技術(shù)
郵箱: anjf@nwpu.edu.cn
教育經(jīng)歷 Education Experience
1996年進(jìn)入西北工業(yè)大學(xué)教改班,2000年、2003年、2009年在計(jì)算機(jī)學(xué)院分別獲得工學(xué)學(xué)士、碩士、博士學(xué)位。 2010年在比利時(shí)魯汶大學(xué)歐洲微電子中心IMEC進(jìn)修,2014年在新加坡國(guó)立大學(xué)計(jì)算機(jī)學(xué)院訪問(wèn)研究。
教育教學(xué) Education And Teaching
承擔(dān)計(jì)算機(jī)學(xué)院、軟件與微電子學(xué)院的“計(jì)算機(jī)組成原理”、“計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)”、“SoC設(shè)計(jì)方法學(xué)”等本科生/研究生課程的教學(xué)工作。
招生信息 Admission Information
本人擬在2018年招生2~3名碩士生,從事以下方向研究:
1、數(shù)字下變頻電路在FPGA中的實(shí)現(xiàn):要求本科學(xué)習(xí)過(guò)數(shù)字電路、計(jì)算機(jī)通信,了解FPGA開(kāi)發(fā)過(guò)程。
2、基于開(kāi)源處理器RISC-V的低功耗嵌入式處理器設(shè)計(jì),包括二值神經(jīng)網(wǎng)絡(luò)協(xié)處理器設(shè)計(jì)、編譯器移植、嵌入式實(shí)時(shí)操作系統(tǒng)移植等。要求本科學(xué)習(xí)過(guò)計(jì)算機(jī)組成原理、計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)、編譯原理、操作系統(tǒng)等課程之一。
3、時(shí)間觸發(fā)以太網(wǎng)TTE板卡設(shè)計(jì):要求本科學(xué)習(xí)過(guò)計(jì)算機(jī)網(wǎng)絡(luò),了解PCB電路板設(shè)計(jì)方法。
榮譽(yù)獲獎(jiǎng) Awards Information
中國(guó)計(jì)算機(jī)學(xué)會(huì)會(huì)員、IEEE會(huì)員。
(1)2004年,教育部科技進(jìn)步一等獎(jiǎng),第六完成人,嵌入式32位RISC微處理器—龍騰R1。
(2)2005年,中國(guó)第五屆研究生電子設(shè)計(jì)競(jìng)賽團(tuán)體銅獎(jiǎng)、個(gè)人三等獎(jiǎng),安建峰、張駿、江喜平。
(3)2007年,中國(guó)第六屆研究生電子設(shè)計(jì)競(jìng)賽團(tuán)體銅獎(jiǎng),黃小平、王德利等,本人為領(lǐng)隊(duì)。
(4)2008年,“Actel杯”中國(guó)大學(xué)生電子設(shè)計(jì)競(jìng)賽優(yōu)秀獎(jiǎng),蘇賀鵬、馬瑞、鄭喬石,基于端點(diǎn)檢測(cè)的錄音筆模塊設(shè)計(jì),本人為指導(dǎo)教師。
(5)2011年,西北工業(yè)大學(xué)優(yōu)秀教學(xué)成果獎(jiǎng)二等獎(jiǎng),創(chuàng)新系統(tǒng)設(shè)計(jì)型集成電路人才培養(yǎng)模式,本人排名第7。
(6)2012~2013學(xué)年本科教學(xué)獎(jiǎng)教金。
(7)2015年,第十屆中國(guó)研究生電子設(shè)計(jì)競(jìng)賽企業(yè)命題二等獎(jiǎng),采用軟硬件結(jié)合的方式實(shí)現(xiàn)RSA加密解密系統(tǒng),龐曉旭、李膽膽、韓迪,本人為指導(dǎo)教師。
(8)2017年,第一屆全國(guó)大學(xué)生集成電路創(chuàng)新創(chuàng)業(yè)大賽,一等獎(jiǎng):周佳辰、李泓翰、張卓凡(邊緣檢測(cè)算法在ARM Neon中的優(yōu)化設(shè)計(jì)),三等獎(jiǎng):時(shí)堅(jiān)、杜東陽(yáng)、蘇斌(卷積神經(jīng)網(wǎng)絡(luò)的FPGA優(yōu)化設(shè)計(jì)),本人為指導(dǎo)教師。
(9) 2017年, 第一屆“龍芯杯”全國(guó)大學(xué)生計(jì)算機(jī)系統(tǒng)能力大賽、二、三等獎(jiǎng)各1名;
(10)2017年,第七屆大學(xué)生集成電路設(shè)計(jì) · 應(yīng)用創(chuàng)新大賽西北賽區(qū)一等獎(jiǎng),苗艷星、孫嘉珮等;
(11)2018年,第二屆“龍芯杯”全國(guó)大學(xué)生計(jì)算機(jī)系統(tǒng)能力大賽,一、二等獎(jiǎng)各1名;
科學(xué)研究 Scientific Research
主要研究方向?yàn)楦咝阅苡?jì)算機(jī)體系結(jié)構(gòu)、嵌入式系統(tǒng)軟硬件協(xié)同設(shè)計(jì)、FPGA可重構(gòu)電路等。
主持基金項(xiàng)目:
(1)國(guó)家自然科學(xué)基金青年科學(xué)基金項(xiàng)目“基于虛擬機(jī)的微體系結(jié)構(gòu)級(jí)仿真原型快速構(gòu)造方法研究”。
(2)西北工業(yè)大學(xué)基礎(chǔ)研究基金項(xiàng)目“性能約束的片上網(wǎng)絡(luò)低功耗設(shè)計(jì)技術(shù)”。
參與基金項(xiàng)目:
(1)國(guó)家自然科學(xué)基金重點(diǎn)項(xiàng)目“高性能片上存儲(chǔ)”。
(2)國(guó)家自然科學(xué)基金面上項(xiàng)目“片上多核主動(dòng)適應(yīng)存儲(chǔ)體系結(jié)構(gòu)研究”。
(3)國(guó)家自然科學(xué)基金面上項(xiàng)目“片上統(tǒng)一虛擬存儲(chǔ)系統(tǒng)結(jié)構(gòu)研究”。
參與科研項(xiàng)目:
(1)國(guó)家核高基重大專(zhuān)項(xiàng) “基于龍芯3號(hào)的無(wú)人航行器核心信息處理平臺(tái)”。
(2)國(guó)家863計(jì)劃項(xiàng)目“面向流計(jì)算的主動(dòng)適應(yīng)體系結(jié)構(gòu)研究”。
(3)某SoC方向國(guó)家十一五預(yù)研項(xiàng)目。
(4)某多核體系結(jié)構(gòu)方向國(guó)家基礎(chǔ)研究項(xiàng)目。
學(xué)術(shù)成果 Academic Achievements
論文論著:
發(fā)表論文30余篇,部分論文論著包括:
(1)安建峰,樊曉椏,張盛兵和王黨輝,An efficient verification method for microprocessors based on the virtual machine,International conference on embedded software and system(ICESS),2004年
(2)安建峰,樊曉椏,張盛兵和王黨輝,VMSIM: virtual machine based a full system simulation platform for microprocessors’ functional verification,International conference on information technology new enerations(ITNG),2006年
(3)安建峰,樊曉椏,x86指令集兼容處理器中微指令的設(shè)計(jì)與驗(yàn)證,西北工業(yè)大學(xué)學(xué)報(bào),2010年第28卷第2期
(4)安建峰,樊曉椏,張盛兵,李文星,Study on curriculum design of system on chip. International conference on computer science and education (ICCSE), 2011年
(5)安建峰,王奕等,Speed Up an x86 SAME Simulator Using Synthesizable SystemC Timing Model,IEEE 59th International Midwest Symposium on Circuits and Systems (MWSCAS), 2016年
(6)康繼昌、樊曉椏、安建峰譯,《計(jì)算機(jī)組成與設(shè)計(jì):硬件/軟件接口》第四版,機(jī)械工業(yè)出版社,2012年
(7)王黨輝、康繼昌、安建峰譯,《計(jì)算機(jī)組成與設(shè)計(jì):硬件/軟件接口》第五版,機(jī)械工業(yè)出版社,2015年
(8)樊曉椏、安建峰、王少熙編著,《航空微電子》,西安電子科技大學(xué)出版社,2017年
專(zhuān)利:
(1)嵌入式實(shí)時(shí)精確異常機(jī)制的硬件實(shí)現(xiàn)方法,200610042865。
(2)浮點(diǎn)處理單元中面向精確異常的流水線調(diào)度方法,20061004286。
(3)總線監(jiān)控與調(diào)試控制裝置及進(jìn)行總線監(jiān)控與總線調(diào)試的方法,201110291293.x。
團(tuán)隊(duì)信息 Team Information
西北工業(yè)大學(xué)嵌入式系統(tǒng)集成教育部工程中心是經(jīng)國(guó)家教育部批準(zhǔn)立項(xiàng)建設(shè)的工程中心,主要從事微處理器微體系結(jié)構(gòu)的研究,結(jié)合微電子方面的研究,開(kāi)展微處理器和專(zhuān)業(yè)芯片的設(shè)計(jì),設(shè)計(jì)了多款高性能微處理器和面向工控領(lǐng)域的系統(tǒng)芯片,所設(shè)計(jì)的微處理器和系統(tǒng)芯片達(dá)到國(guó)內(nèi)先進(jìn)水平。 中心配置了各種服務(wù)器和工作站,購(gòu)買(mǎi)了Altera、Xilinx等FPGA開(kāi)發(fā)板和EDA工具,可進(jìn)行微處理器設(shè)計(jì)與驗(yàn)證。
掃碼關(guān)注
考研信息一網(wǎng)打盡
網(wǎng)站介紹 關(guān)于我們 聯(lián)系方式 廣告業(yè)務(wù) 幫助信息
1998-2022 ChinaKaoyan.com Network Studio. All Rights Reserved. 滬ICP備12018245號(hào)